| Наименование РИД |
Сложно-функциональный блок PIPE интерфейса контроллера PCI Express
|
| Реферат |
Программа разработана на HDL языке описания аппаратуры VERILOG. Программа предназначена для подключения блока мультистандартного многоканального приёмопередатчика физического уровня (PHY SerDes), реализованного в виде макроблока ПЛИС, либо топологии интегральной схемы, к ядру контроллера PCI Express (не выше версии 2.0), реализованного на HDL языке описания аппаратуры. Программа спроектирована с учётом возможности задания количества линий и числа 8В/10В кодовых групп, обрабатываемых за такт. Программа включает приёмную часть, передающую часть, блоки управления и синхронизации, интерфейсы подключения к PHY SerDes, ядру контроллера, сигналы статуса и управления. Программа предназначена для использования в составе контроллеров PCI Express с низкими задержками. Верификация сложно-функционального блока проведена путём прототипирования на ПЛИС с последующей реализацией в составе контроллера PCI Express заказной интегральной схемы. Тип реализующей ЭВМ: ЭВМ х86-совместимый архитектуры. ОС: CentOS Linux 7.
|
| Возможные направления использования |
Сложно-функциональный блок PIPE интерфейса, разработанный на HDL языке описания аппаратуры Verilog, может быть использован в качестве PCS уровня для подключения PHY SerDes блоков физического уровня к MAC уровню контроллера PCI Express (PCIe), а также для реализации иных стандартных и проприетарных протоколов с поддержкой PIPE спецификации. Реализация сложно-функционального блока в комплексном проекте возможна как на ПЛИС (FPGA), так и в составе заказной интегральной микросхемы (ASIC)
|
| Количество опытных образцов |
0
|
| Количество просмотров |
4
|
| Наличие дополнительных файлов |
True
|
| Использование РИД правообладателем |
False
|
| Внешнее использование РИД |
False
|
| НИОКТР (JSON) |
{}
|
| ИКСИ (JSON) |
[]
|
| ИКСПО (JSON) |
[]
|
| ОЭСР (JSON) |
[]
|
| Дата первого статуса |
2025-12-23T08:52:57.927737+00:00
|
| Предполагаемый тип результата |
Программа для ЭВМ
|
| Ожидаемая роль |
Исполнитель
|
| Заказчик |
ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ БЮДЖЕТНОЕ УЧРЕЖДЕНИЕ "НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ ЦЕНТР "КУРЧАТОВСКИЙ ИНСТИТУТ"
|
| Руководитель работы |
Аряшев Сергей Иванович
|
| Руководитель организации |
Ранчин Сергей Олегович
|
| Регистрационный номер НИОКТР |
124073100043-7
|
| Последний статус |
Подтверждена, 626010900038-3, 2026-01-09 11:46:27 UTC
|
| ОКПД |
Услуги, связанные с научными исследованиями и экспериментальными разработками в области компьютерных наук и информационных технологий
|
| Ключевые слова |
ASIC; FPGA; PCS; MAC; Verilog; HDL; PHY; SerDes; PCIe
|
| Исполнители |
ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ АВТОНОМНОЕ УЧРЕЖДЕНИЕ "ФЕДЕРАЛЬНЫЙ НАУЧНЫЙ ЦЕНТР НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ СИСТЕМНЫХ ИССЛЕДОВАНИЙ НАЦИОНАЛЬНОГО ИССЛЕДОВАТЕЛЬСКОГО ЦЕНТРА "КУРЧАТОВСКИЙ ИНСТИТУТ"
|
| Авторы |
Косарев Иван Михайлович
|
| Коды тематических рубрик |
47.14.07 - Проектирование и конструирование полупроводниковых приборов и приборов микроэлектроники; 50.09.33 - Микропроцессоры
|
| OESR |
Электротехника и электроника
|
| Приоритеты научно-технического развития |
а) переход к передовым технологиям проектирования и создания высокотехнологичной продукции, основанным на применении интеллектуальных производственных решений, роботизированных и высокопроизводительных вычислительных систем, новых материалов и химических соединений, результатов обработки больших объемов данных, технологий машинного обучения и искусственного интеллекта;
|